Una implementación FPGA basada en correlador de un sistema QAM

dc.contributor.authorSáenz Cabezas, Brayan
dc.contributor.authorLadino, Ivan
dc.coverage.spatialColombiaspa
dc.date.accessioned2021-05-20T19:58:15Z
dc.date.available2021-05-20T19:58:15Z
dc.date.issued2017
dc.description.abstractEn este artículo se presenta un esquema de modulación QAM simple y bastante general implementado en FPGA. Los bloques codificadores y decodificadores del sistema están diseñados e implementados en VHDL, dando como resultado entidades parametrizadas capaces de operar tanto como esquemas PAM como QAM. El diseño de estos bloques da como resultado una estructura regular simple, que se replica tanto como se desee, permitiendo espacios de señal QAM y PAM suficientemente grandes, es decir, con un gran rendimiento de bits.spa
dc.description.abstractenglishIn this paper is presented a simple and quite general QAM Modulation Scheme implemented on FPGA. The coder and decoder blocks of the system are designed and implemented in VHDL, so resulting in parametrized entities capable of operating both as PAM and QAM schemes. The design of these blocks results in a simple regular structure, which is replicated as much as desired, allowing large enough QAM and PAM signal spaces, i.e. with a large bit throughput.spa
dc.description.publindexQ1spa
dc.description.researchgroupGrupo de Investigación en Ingeniería Aplicada (GUIAS)spa
dc.identifier.issn23296259
dc.identifier.urihttp://hdl.handle.net/11371/3969
dc.publisher.facultyFacultad de Ingenieria y Ciencias Basicasspa
dc.relation.citationvolumeN/Aspa
dc.relation.ispartofjournalIEEE Xplore Digital Libraryspa
dc.relation.urihttps://ieeexplore.ieee.org/document/8273325spa
dc.source.urihttps://ieeexplore.ieee.org/xpl/conhome/8265142/proceedingspa
dc.titleUna implementación FPGA basada en correlador de un sistema QAMspa
dc.title.translatedA correlator-based FPGA implementation of a QAM systemspa
Archivos